ECP3-17功能分析與芯片解密

來(lái)源:IC解密詳情
  芯片解密聯(lián)系方式:
  公司地址:深圳福田區(qū)福虹路世貿(mào)廣場(chǎng)薈景豪庭12F
  地區(qū)郵編:518033
  公司傳真:086-0755-83676377
  24小時(shí)業(yè)務(wù)服務(wù)熱線(xiàn):086-0755- 83690800
  24小時(shí)技術(shù)咨詢(xún)熱線(xiàn):086-0755- 83676323
  電子商務(wù)中心服務(wù)熱線(xiàn):086-0755-83757007
  聯(lián)系郵箱(Email):market2@pcblab.net
  FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
  CPLD和FPGA包括了一些相對(duì)大數(shù)量的可以編輯邏輯單元。CPLD邏輯門(mén)的密度在幾千到幾萬(wàn)個(gè)邏輯單元之間,而FPGA通常是在幾萬(wàn)到幾百萬(wàn)。
  CPLD和FPGA的主要區(qū)別是他們的系統(tǒng)結(jié)構(gòu)。CPLD是一個(gè)有點(diǎn)限制性的結(jié)構(gòu)。這個(gè)結(jié)構(gòu)由一個(gè)或者多個(gè)可編輯的結(jié)果之和的邏輯組列和一些相對(duì)少量的鎖定的寄存器。這樣的結(jié)果是缺乏編輯靈活性,但是卻有可以預(yù)計(jì)的延遲時(shí)間和邏輯單元對(duì)連接單元高比率的優(yōu)點(diǎn)。而FPGA卻是有很多的連接單元,這樣雖然讓它可以更加靈活的編輯,但是結(jié)構(gòu)卻復(fù)雜的多。